{"id":1368,"date":"2023-04-01T18:23:20","date_gmt":"2023-04-01T21:23:20","guid":{"rendered":"http:\/\/pc5.frbb.utn.edu.ar\/frbb\/?p=1368"},"modified":"2026-04-07T18:39:37","modified_gmt":"2026-04-07T21:39:37","slug":"cctcbb0008574tc","status":"publish","type":"post","link":"https:\/\/www.frbb.utn.edu.ar\/frbb\/scyt\/proyectos\/finalizados-con-incentivo\/cctcbb0008574tc\/","title":{"rendered":"CCTCBB0008574TC &#8211; Sistemas embebidos de tiempo real en dispositivos l\u00f3gicos configurables (FPGA)"},"content":{"rendered":"\n<div class=\"row\">\n  <div class=\"col-md-6\">\n    <p><strong>Grupo\/UCT: <\/strong> SITIC<\/p>\n      <strong>Director:<\/strong> CAYSSIALS, RICARDO LUIS<br>\n      <strong>Co-Director:<\/strong> de Pasquale Lorenzo\n      <\/p>\n    <p> <strong>Fecha  de Inicio<\/strong>: 01\/04\/2023  <strong> Fecha de  Finalizaci\u00f3n<\/strong>: 31\/3\/2026<\/p>\n    <p><strong>Tipo de proyecto:<\/strong> PID EQUIPOS CONSOLIDADOS CON INCENTIVOS<\/p>\n  <\/div>\n  <div class=\"col-md-6\">\n    <p><strong>Integrantes del Proyecto<\/strong><br>\n    INVESTIGADORES FORMADOS: Laiuppa Adri\u00e1n Hector; Amado Martin Hugo; Iparraguirre Javier <br>\n    INVESTIGADOR TESISTA: Banfi Dami\u00e1n<br>\n    INVESTIGADOR DE APOYO: Palacios Bruno<br>\n    BECARIO ALUMNO I+D: Gallo Emiliano<br>\n    <\/p>\n  <\/div>\n<\/div>\n<div style=\"padding-bottom:20px\"><\/div>\n<div class=\"row\">\n  <div class=\"col-md-12\">\n      <p>Los sistemas embebidos de tiempo-real son encontrados en diversas aplicaciones de r\u00e1pido progreso tecnol\u00f3gico. En la era de vigencia de la ley de Moore [1], [2], se supon\u00eda que los avances en los futuros procesadores satisfar\u00edan los requerimientos m\u00e1s demandantes de pr\u00f3ximas aplicaciones. Sin embargo, el consumo de energ\u00eda y la excesiva disipaci\u00f3n de energ\u00eda comenzaron, a partir de 2006, a restringir el crecimiento en la velocidad de procesamiento de los procesadores. De esta manera, de una tasa de duplicaci\u00f3n de la velocidad de procesamiento cada dos a\u00f1os, comenz\u00f3 a ser cada 5 a\u00f1os y actualmente cada 20 a\u00f1os, desafiando a los dise\u00f1adores a repensar toda la arquitectura de hardware y software para cada aplicaci\u00f3n espec\u00edfica. Nuevas arquitecturas de procesamiento deben ser concebidas conforme a las particularidades de las aplicaciones [3].<\/p>\n      <p>Los sistemas basados en multiprocesador permiten incrementar la velocidad de procesamiento sin incrementar la frecuencia de reloj del sistema. Sin embargo, existen anomal\u00edas que no permiten extender los resultados de tiempo-real de sistemas monoprocesador a sistemas multiprocesador [4]. El sistema operativo multiprocesador GeMRTOS (US Patent 11.321.126 B2), introduce la diagramaci\u00f3n de partici\u00f3n h\u00edbrida la cual permite circunscribir el efecto de dichas anomal\u00edas a los subsistemas que lo requieran, al mismo tiempo de habilitar el compartir todos los procesadores del sistema entre los diversos subsistemas de la aplicaci\u00f3n. El sistema operativo GeMRTOS est\u00e1 implementado en FPGA y permite la incorporaci\u00f3n de nuevas caracter\u00edsticas para su adaptaci\u00f3n flexible a las caracter\u00edsticas de la aplicaci\u00f3n.<\/p>\n      <p>Las modernas tecnolog\u00edas de dispositivos l\u00f3gicos configurables (FPGA) permiten aplicar t\u00e9cnicas de dise\u00f1o flexibles que admiten re-dise\u00f1os de hardware no disruptivo del proceso, admitiendo migraciones de funciones del software al hardware y viceversa, optimizando aspectos no funcionales como, por ejemplo, el consumo de energ\u00eda. Esta migraci\u00f3n de funciones entre el hardware y software, denominadas HW\/SW co-design, han sido analizadas, investigadas y desarrolladas proyectos anteriores.<\/p>\n      <p>El objetivo de este proyecto es el desarrollo de alternativas flexibles de hardware\/software basadas en la arquitectura multiprocesador de GeMRTOS. Tales alternativas involucrar\u00e1n la transferencia a hardware de funciones de software para mejorar la eficiencia en tiempo-real de la sobrecarga del sistema. Tambi\u00e9n involucrar\u00e1 la incorporaci\u00f3n de procesadores con diferentes caracter\u00edsticas para permitir una mayor adaptaci\u00f3n y flexibilidad de la arquitectura a diferentes tipos de aplicaciones.<\/p>\n      <p>Este objetivo est\u00e1 en concordancia con la aplicaci\u00f3n de t\u00e9cnicas desarrolladas en los proyectos anteriores para la obtenci\u00f3n de arquitecturas flexibles que soporten dise\u00f1o concurrente HW\/SW en dispositivos FPGA.<\/p>\n  <\/div>\n<\/div>\n","protected":false},"excerpt":{"rendered":"<p>CCTCBB0008574TC- Sistemas embebidos de tiempo real en dispositivos l\u00f3gicos configurables (FPGA) Director: CAYSSIALS, RICARDO LUIS Inicio: 1\/04\/2023 \u2013 Finalizaci\u00f3n: 31\/3\/2026.<\/p>\n","protected":false},"author":1,"featured_media":0,"comment_status":"closed","ping_status":"closed","sticky":false,"template":"","format":"standard","meta":{"site-sidebar-layout":"default","site-content-layout":"","ast-site-content-layout":"default","site-content-style":"default","site-sidebar-style":"default","ast-global-header-display":"","ast-banner-title-visibility":"","ast-main-header-display":"","ast-hfb-above-header-display":"","ast-hfb-below-header-display":"","ast-hfb-mobile-header-display":"","site-post-title":"","ast-breadcrumbs-content":"","ast-featured-img":"","footer-sml-layout":"","theme-transparent-header-meta":"","adv-header-id-meta":"","stick-header-meta":"","header-above-stick-meta":"","header-main-stick-meta":"","header-below-stick-meta":"","astra-migrate-meta-layouts":"set","ast-page-background-enabled":"default","ast-page-background-meta":{"desktop":{"background-color":"","background-image":"","background-repeat":"repeat","background-position":"center center","background-size":"auto","background-attachment":"scroll","background-type":"","background-media":"","overlay-type":"","overlay-color":"","overlay-gradient":""},"tablet":{"background-color":"","background-image":"","background-repeat":"repeat","background-position":"center center","background-size":"auto","background-attachment":"scroll","background-type":"","background-media":"","overlay-type":"","overlay-color":"","overlay-gradient":""},"mobile":{"background-color":"","background-image":"","background-repeat":"repeat","background-position":"center center","background-size":"auto","background-attachment":"scroll","background-type":"","background-media":"","overlay-type":"","overlay-color":"","overlay-gradient":""}},"ast-content-background-meta":{"desktop":{"background-color":"var(--ast-global-color-5)","background-image":"","background-repeat":"repeat","background-position":"center center","background-size":"auto","background-attachment":"scroll","background-type":"","background-media":"","overlay-type":"","overlay-color":"","overlay-gradient":""},"tablet":{"background-color":"var(--ast-global-color-5)","background-image":"","background-repeat":"repeat","background-position":"center center","background-size":"auto","background-attachment":"scroll","background-type":"","background-media":"","overlay-type":"","overlay-color":"","overlay-gradient":""},"mobile":{"background-color":"var(--ast-global-color-5)","background-image":"","background-repeat":"repeat","background-position":"center center","background-size":"auto","background-attachment":"scroll","background-type":"","background-media":"","overlay-type":"","overlay-color":"","overlay-gradient":""}},"footnotes":""},"categories":[117,154],"tags":[114],"class_list":["post-1368","post","type-post","status-publish","format-standard","hentry","category-finalizados-con-incentivo","category-sitic-proyecto-finalizado","tag-sitic"],"_links":{"self":[{"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/posts\/1368"}],"collection":[{"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/users\/1"}],"replies":[{"embeddable":true,"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/comments?post=1368"}],"version-history":[{"count":1,"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/posts\/1368\/revisions"}],"predecessor-version":[{"id":32574,"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/posts\/1368\/revisions\/32574"}],"wp:attachment":[{"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/media?parent=1368"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/categories?post=1368"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/www.frbb.utn.edu.ar\/frbb\/wp-json\/wp\/v2\/tags?post=1368"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}